act 4 leccion evaluativa 1 corregida
TRANSCRIPT
Act. 4: Lección Evaluativa 1Revisión del intento 1
Comenzado el lunes, 7 de octubre de 2013, 21:15
Completado el lunes, 7 de octubre de 2013, 21:54
Tiempo empleado 38 minutos 34 segundos
Puntos 7.5/10
Calificación 18.8 de un máximo de 25 (75%)
Question1Puntos: 1
En la fabricación de circuitos integrados (CI) lógicos se utilizan diferentes tecnologías siendo las más comunes TTL, CMOS, NMOS y ECL; cada una de ellas difiere en el tipo de circuito que emplea para efectuar la operación lógica. El circuito básico de la tecnología CMOS, es:
Seleccione una respuesta.
a. La Compuerta AND.
b. El Inversor. Correcto. El inversor es el circuito lógico básico de la tecnología CMOS.
c. La Compuerta OR.
d. La Compuerta NAND.
Correcto
Puntos para este envío: 1/1.
Question2Puntos: 1
Cuando en un Latch S-R es construido mediante la interconexión realimentada de compuertas lógicas
NOR y se quiere poner un cero “0” a la salida, se debe tener en cuenta:
Seleccione una respuesta.
Finalizar revisión
a. La entrada R en “1” para que realice
un Reset del Latch.
Correcto. Para asegurar un cero lógico "0" a la salida en un Latch S-R construido mediante la realimentación de compuertas NOR se debe poner la entrada R en "1" para que realice el Reset.
b. La entrada S en “1” para que realice
un Set del Latch.
c. La entrada S en “1” para que realice
un Reset del Latch.
d. La entrada R en “1” para que realice
un Set del Latch.
Correcto
Puntos para este envío: 1/1.
Question3Puntos: 1
Los dispositivos combinacionales comunes que funcionan como un selector de datos y que tiene 2n líneas de entrada de datos, n líneas entrada de control y una sola salida, se conocen con el nombre de:
Seleccione una respuesta.
a. Multiplexores. Correcto. Los multiplexores son dispositivos combinacionales comunes que funcionan como un selector de datos y que tiene 2^n líneas de entrada de datos, n líneas entrada de control y una sola salida.
b. Demultiplexores.
c. Codificadores.
d. Decodificadores.
Correcto
Puntos para este envío: 1/1.
Question4Puntos: 1
Con el circuito lógico de la siguiente figura, donde se genera una salida Z activa en bajo, que se utiliza para activar circuitos integrados de la memoria de una microcomputadora, determine los valores de entrada que deben tomar las variables (R,S,T, U) para que se active la salida Z.
Z = Activa en bajo.
Seleccione una respuesta.
a. Z se activa cuando R=1 y al menos una de las otras variables de
entrada son 0
b. Z se activa cuando R=0 y al menos una de las otras variables de
entrada son 1
Incorrecto. Se recomienda profundizar un poco más sobre Simplificación de circuitos.
c. Z se activa cuando R=1 y al menos una de las otras variables de
entrada son 1
d. Z se activa cuando R=0 y al menos una de las otras variables de
entrada son 0
Incorrecto
Puntos para este envío: 0/1.
Question5Puntos: 1
Algunas de las características temporales de los biestables son el tiempo de propagación, el tiempo de set-up (establecimiento), el tiempo de hold (mantenimiento) y la frecuencia de reloj. El siguiente enunciado: “Tiempo mínimo que la entrada debe permanecer estable después de la señal de reloj”,corresponde a:
Seleccione una respuesta.
a. Tiempo de hold (mantenimiento).
b. Frecuencia máxima de reloj.
c. Retardo de Propagación.
d. Tiempo de set-up (establecimiento). Incorrecto. Debe realizar las lecturas nuevamente para reforzar los conceptos.
Incorrecto
Puntos para este envío: 0/1.
Question6Puntos: 1
El biestable tipo T tiene una sola entrada y es conocido como Toggle, sus principales características
son:
Seleccione al menos una respuesta.
a. La señal de salida no cambia
si la entrada está inactiva “0”.
Correcto. Las principales características del biestable T o Toggle son porque la señal de salida no cambia si la entrada está inactiva "0" y la señal de salida cambia si la entrada está activa en "1".
b. La señal de salida no cambia
si la entrada está activa “1”.
c. La señal de salida cambia si la
entrada está activa “1”.
Correcto. Las principales características del biestable T o Toggle son porque la señal de salida no cambia si la entrada está inactiva "0" y la señal de salida cambia si la entrada está activa en "1".
d. La señal de salida cambia si la
entrada está inactiva “0”.
Correcto
Puntos para este envío: 1/1.
Question7Puntos: 1
Los pasos que debemos seguir para la construcción de los circuitos combinacionales son
fundamentales para que el circuito al ser implementado funcione correctamente, el orden correcto es:
A. Obtención de tablas de verdad.
B. Implementación de las funciones lógicas.
C. Montaje del circuito físicamente.
D. Estudio de especificaciones iniciales.
E. Simplificación de funciones booleanas.
Seleccione una respuesta.
a. E – D – A – B – C
b. E– A – D – B – C
c. D – E – C – B – A
d. D – A – E – B – C Correcto. Los pasos para la construcción de circuitos combinacionales son: Estudio de las especificaciones iniciales, obtención de las tablas de verdad, simplificación de las funciones booleanas, implementación de las funciones lógicas y montaje del circuito físicamente.
Correcto
Puntos para este envío: 1/1.
Question8Puntos: 1
El lenguaje de descripción de hardware VHDL nos permite modelar y diseñar circuitos electrónicos
digitales. El siguiente código o algoritmo nos muestra el proceso de implementación de un biestable J-
K activado por:
library ieee;
architecture archbiestJK of biestJK is
begin
p: process(clk,J,K,set,reset)
begin
if reset='1' then q<='0';
elsif set='1' then q<='1';
elsif clk'event and clk='1' then
q<=d;
end if;
end process;
end;
Seleccione una respuesta.
a. Implementación y activación de un biestable J-K por flanco
de bajada.
b. Implementación y activación de un biestable J-K por nivel
alto.
c. Implementación y activación de un biestable J-K por nivel
bajo.
d. Implementación y activación de un biestable J-K por flanco
de subida.
Correcto. EL código o algoritmo en VHDL nos muestra la implementación de un biestable J-K activado por flanco de subida.
Correcto
Puntos para este envío: 1/1.
Question9Puntos: 1
Cuando el Latch tipo D con entrada de habilitación en “1” y la entrada D en “1” la salida Q, es:
Seleccione una respuesta.
a. Q = 1 y se pone en estado de SET.
b. Q = 0 y se pone en estado de Reset.
c. Q = 0 y se pone en estado de Set.
d. Q = 1 y se pone en estado de Reset.
Correcto
Puntos para este envío: 1/1.
Question10Puntos: 1
Los dos tipos de memoria comúnmente utilizados en la construcción e implementación de circuitos
lógicos son los Latches y los Flip-flops; algunas diferencias de los Latches con respecto a los Flip-flops
son:
Seleccione al menos una respuesta.
a. El Latch cambia de estado inmediatamente
según la señal de entrada.
Correcto. Las señales de entrada controlan el estado del dispositivo y el latch cambia su estado inmediatamente según la señal de entrada, son las principales diferencias entre los Latch y los Flip-flops.
b. El Latch cambia de estado después de la señal
de reloj.
Incorrecto. Debe realizar las lecturas nuevamente para reforzar los conceptos.
c. Tiene una señal de control llamado reloj.
d. Las señales de entrada controlan el estado del
dispositivo.
Parcialmente correcto
Puntos para este envío: 0.5/1.