informe de circuitos logico 1

11
INFORME DE CIRCUITOS LOGICOS PRACTICA 1 TEMA: IMPLEMENTACION DE UN LATCH RS INTEGRANTES: JESUS DAVID GUTIERREZ ELMERT PEREZ CESAR RUIZ ENTREGADO A: INGENIERA SURIZADAY SEVERICHE MAURY UNIVERSIDAD DE SUCRE FACULTAD DE INGENIERIA TECNOLOGIA EN ELECTRONICA SINCELEJO SUCRE

Upload: louis-charles

Post on 31-Jul-2015

70 views

Category:

Documents


0 download

TRANSCRIPT

Page 1: Informe de Circuitos Logico 1

INFORME DE CIRCUITOS LOGICOS

PRACTICA 1

TEMA:

IMPLEMENTACION DE UN LATCH RS

INTEGRANTES:

JESUS DAVID GUTIERREZ

ELMERT PEREZ

CESAR RUIZ

ENTREGADO A:

INGENIERA SURIZADAY SEVERICHE MAURY

UNIVERSIDAD DE SUCRE

FACULTAD DE INGENIERIA

TECNOLOGIA EN ELECTRONICA

SINCELEJO SUCRE

15/09/10

Page 2: Informe de Circuitos Logico 1

INTRODUCCION

Los circuitos lógicos han revolucionado la industria automotriz, debido a la unión o conexión de varios dispositivos que realizan funciones diferentes entre sí. En este informe, hablaremos de los circuitos integrados que están combinados, específicamente, del latch RS, que es aquel que esta combinado con circuitos integrados combinacionales, con dispositivos de memoria.

No está demás decir el significado de un latch. Un latch es un circuito que opera, dependiendo de las entradas, para producir una salida, las cuales, se utilizan para determinar valores binarios y guárdalos en elementos de memoria.

En el respectivo laboratorio, hicimos pruebas del comportamiento de este latch como veremos en este informe, en relación con su funcionamiento y como es aplicado en la vida diaria.

Page 3: Informe de Circuitos Logico 1

OBJETIVOS

Objetivos generales

1. Analizar y comprender el funcionamiento del latch2. Aprender a construir un circuito de dispositivo de memoria3. Estudiar la operación de compuertas NOR y NAND interconectadas con

realimentación para inducir comportamientos de cerrojo

Objetivos específicos

1. Reconocer un latch RS en cualquier situación 2. Diagnosticar fallas cuando presente problemas en cualquier circuito en

donde este aplicando su funcionamiento3. Poner en práctica los temas vistos en clases

Page 4: Informe de Circuitos Logico 1

MATERIALES

COMPONENTES:

1. 1 IC 74022. 1 IC 74003. 1 LED de 3mm4. 2 Interruptores SPST5. 1 Resistencia de 330Ω

HERRAMIENTAS

1. Cable UTP AWG242. Pinza de punta plana3. Pinza de corte diagonal

INSTRUMENTOS

1. Fuente de voltaje 5Vdc2. Multimetro3. Tablero de conexiones

Page 5: Informe de Circuitos Logico 1

PROCEDIMIENTO

Montamos el circuito de la figura 1.

Figura 1

Analizamos el circuito cerrando y abriendo los interruptores y los resultados los llevamos a la tabla 1. Cuando las entradas están activas o desactivadas.

ENTRADAS SALIDAS

R S0 0 Reposo al empezar y mantiene el estado anterior0 1 Reset=01 0 Set=11 1 Prohibido= 0

Tabla 1

Page 6: Informe de Circuitos Logico 1

Armamos el circuito de la figura 2

Figura 2

Hicimos pruebas cerrando y abriendo interruptores para ver el comportamiento y los resultados se muestran en la tabla 2

ENTRADAS SALIDAS

R S0 0 Prohibido=00 1 Set=11 0 reset=01 1 Reposo al empezar y mantiene el estado anterior

Tabla 2

Page 7: Informe de Circuitos Logico 1

ANALISIS DE RESULTADO

Como pudimos observar, en la figura 1 y 2, son dos tipos de latchs que poseen en la salida, diferentes respuestas dependiendo de su entrada.

En la figura 2, destacamos un latch NAND, el cual por su estructura y funcionalidad, produjo los resultados que están en la tabla 2.

Las entradas correspondientes de la latch NAND, en cierta combinación, producen una salida, cuando sus entradas son 0-0, su salida es inválida o prohibida debido a que, de cierto modo, no decide si enviarla a 1 o 0. Cuando sus entradas son 0-1, su salida es 1, (set), a este proceso se le conoce como establecer el latch. Cuando sus entradas son 1-0, su salida es 0 (reset), a este proceso se le conoce como borrado o restablecer el latch y por último, cuando su entrada es 1-1, el latch queda en reposo y no tiene efecto en el estado de la salida, lo que también llamamos estado anterior, debido a que sus salidas permanecerán en el estado en que se hayan encontrado antes de esta ejecución.

En la figura 1, destacamos un latch NOR, sus combinaciones producen una salida igual que la NAND pero totalmente diferente, es decir, totalmente opuesta a la latch NAND con respecto a las salidas. Cuando sus entradas son 0-0, su salida es estado anterior. Cuando sus entradas son 0-1, su salida es 0, (reset). Cuando sus entradas son 1-0, su salida es 1 (set), y cuando su entrada es 1-1, su salida es invalida tal como se muestra en la tabla 2

Page 8: Informe de Circuitos Logico 1

CONCLUSIONES

Podemos concluir:

1. Los latchs son, de cierta manera, flip flop, las cuales, responden set y reset dependiendo de la entrada suministrada a este, sin disparar flancos.

2. Estos latchs están retroalimentados transversalmente, es decir , que la salida de una de las compuertas, es una de las entradas de la otra y además, en la salida, por lo general, solo presentados respuestas, 1 y 0, y son totalmente, inversamente proporcionales, mientras en una su salida es uno, en la otra tiene que ser cero y viceversa,

3. Los procesos de una Latch NAND y latch NOR, son totalmente opuestos si estamos hablando de la salida de cada una de ellas (dependiendo de las entradas set y reset que se le suministran). Las entradas son las mismas en ellas si hablamos de cantidad, pero si hablamos de resultados, consecuentes de las entradas a estos dispositivos, son totalmente opuestos debido a su composición y su funcionalidad de cada una de ellas. ya depende de cada persona, usar la que mejor le es correspondida para una optima eficiencia en lo que se va a emplear.

Page 9: Informe de Circuitos Logico 1

BIBLIOGRAFIA

1. WWW.WIKIPEDIA.ES2. MONOGRAFÍAS3. EL RINCÓN DEL VAGO4. SISTEMAS DIGITALES-PRINCIPIOS Y APLICACIONES DECIMA

EDICIÓN, RONALD J. TOCCI