informe 1; contadores asincronicos up-down
TRANSCRIPT
INSTITUTO TECNOLÒGICO SUPERIOR
“CENTRAL TÈCNICO”NIVEL TECNOLÓGICO
ESCUELA DE ELECTICIDAD
Práctica No 1
Tema: CONTADORES ASINCRONICOS UP/DOWN
Integrantes:
Cristian Guagalango Cristian Juiña
Nivel: 3 ro “C” electricidad
Ingeniero: Guillermo Escobar
Fecha de realización: 2012/10/15
SISTEMAS DIGITALES 2
OBJETIVOS1.1 Diseñar y armar contadores UP/DOWN utilizando FLIP – FLOPs JK.2. TRABAJO PREPARATORIO2.1 Esquematizar el circuito del contador descendente módulo 16; con su respectiva configuración de pines. Utilizar para este fin las salidas complementadas de los FFs.
U1A
7476N
1J4 1Q 15
~1Q 141K16
~1CLR
3
1CLK1
~1PR
2 U1B
7476N
1J4 1Q 15
~1Q 141K16
~1CLR
3
1CLK1
~1PR
2 U2A
7476N
1J4 1Q 15
~1Q 141K16
~1CLR
3
1CLK1
~1PR
2 U2B
7476N
1J4 1Q 15
~1Q 141K16
~1CLR
3
1CLK1
~1PR
2
VCC5V
VCC5V
VCC5V
VCC
5V
VCC
5V
VCC5V
U3
7447N
A7B1C2D6
OA 13
OD 10OE 9OF 15
OC 11OB 12
OG 14~LT3~RBI5~BI/RBO4
GND
GND
U6A
74LS14D
U6B
74LS14D
R1
330Ω
C1
50uF
X1
2.5 V
U4
74LS157N
1Y 42Y 73Y 94Y 12
1A2
1B3
2A5
2B6
3A11
3B10
4A14
4B13
~A/B1~G15
J1Key = A
R24.7kΩ
VCCVCC
9
0
8
VCC5V
10
23
GND
11
12
1314
18
1920
2122
16 1715
VCC
U5
A B C D E F G
CA1
23
45
67
VCC
2.2 Utilizando un cuádruple MUX 2-1 encamine por el primer canal al contador ascendente y por el segundo canal al descendente.
FORMA ASCENDENTE
En este grafico podemos observar los diferentes estados de conteo que en nuestro caso es ascendente
FORMA DESCENDENTE
En este grafico podemos observar los diferentes estados de conteo en forma descendente
3. PROCEDIMIENTO3.1 Armar los circuitos de los puntos 2.1 y 2.2 y verificar su funcionamiento. Utilizar como señal de reloj unaestable construido con el circuito 7414 a una frecuencia aproximada de 1Hz.3.2 Las salidas deben ser visualizadas en un display de 7 segmentos.
INFORME
Materiales:
-Display
-Resistencias de 1kΩ
-Resistencia de 330 Ω
-Integrado 7476, 7414,7457, 7447
-Dip switch
-Leds
-Capacitor de 100 μf
-Potenciómetro de 10 kΩ
-Conductor
-Fuente de CC (mayor de 5 vs)
RESULTADOS OBTENIDOS
#QA QB QC QD QD QC QB QA
# Decimal equivalente
0 0 0 0 0 1 1 1 1 151 0 0 0 1 1 1 1 0 142 0 0 1 0 1 1 0 1 133 0 0 1 1 1 1 0 0 124 0 1 0 0 1 0 1 1 115 0 1 0 1 1 0 1 0 106 0 1 1 0 1 0 0 1 97 0 1 1 1 1 0 0 0 88 1 0 0 0 0 1 1 1 79 1 0 0 1 0 1 1 0 610 1 0 1 0 0 1 0 1 511 1 0 1 1 0 1 0 0 412 1 1 0 0 0 0 1 1 313 1 1 0 1 0 0 1 0 214 1 1 1 0 0 0 0 1 115 1 1 1 1 0 0 0 0 0
Esta es la tabla de estados del circuito implementado, como podemos ver en un principio nuestro contador es descendente pero después al introducir la compuerta 74157 escogemos entre 2 señales Q y Q , luego entre el select y strobe colocamos un dip swich el cual nos permite poner a nuestro contador en ascendente y descendente, para nuestra práctica si pudimos comprobar el funcionamiento del circuito, además pudimos observar que nuestras salidas cambiaban con cada activación del clock.
POSIBLES APLICACIONES PARA EL CIRCUITO ARMADO.
El propio contaje directo de unidades de este circuito permite la información sobre número de objetos, sucesos, permite el control de números; por ejemplo controlar el número de objetos a insertar en un envase.
Otra utilidad particular del contador up/down podría ser la de la medida de tiempo para una temporización la cual activa a un mecanismo, primero el contador cuenta en forma ascendente el tiempo transcurrido y mediante un interruptor en el multiplexor cambiamos la señal anterior y ahora el contador cuenta en forma descendente, mostrando ahora el tiempo que falta para la temporización y la activación del mecanismo.
Este circuito permite la medida de tiempos, cantidades, división de frecuencias, intervalos, que correspondan a un modulo 16. Puede ser utilizado para medir velocidades (al recorrer espacios) y distancias (conocida la velocidad con que se recorre), determinación de intervalos temporales, el contaje recíproco de pulsos durante un intervalo de tiempo fijo, etc.
CONCLUSIONES.
El flip - flop J-K es uno de los bloques fundamentales de los circuitos lógicos conocidos como secuenciales.
El contador que nosotros realizamos es un contador módulo-n, ya que requiere n transiciones para regresar a la condición inicial
Un problema de los contadores asincrónicos es que para altas velocidades la acumulación de los tiempos de retardo generan un funcionamiento inadecuado, esto se debe a que las salidas del flip flop se convierten en la señal del clock para los siguientes y los últimos deben esperar que cambien los anteriores para poder cambiar la señal.
El que elaboramos es un contador asíncrono ya que cada flip-flop J-K a través de su terminal de salida Q acciona la terminal del flip-flop J-K que le sigue.
En este tipo de circuito utilizamos en el 7476 la forma de conexión tipo toogle ya que nuestra salida cambia en cada activación del clock y también porque las terminales J K están cortocircuitadas y conectadas a 1 lógico
Si la entrada en la terminal Clock permanece constante, cualesquier variación en las terminales J y K no podrá producir efecto alguno en la salida Q del flip-flop J-K.
La tabla de estados, también llamada como tabla de secuencias, no nos dice cuál es la salida del circuito para una cierta combinación de entradas, sino que nos muestra cuál es la secuencia de un estado del circuito al siguiente estado, en forma ordenada, de arriba hacia abajo
BIBLIOGRAFÍA.
file:///J:/el-flip-flop-j-k-contadores.html