circuitos secuenciales2 ed1 2013

10

Click here to load reader

Upload: alan-patrick

Post on 24-Dec-2014

155 views

Category:

Documents


1 download

DESCRIPTION

 

TRANSCRIPT

Page 1: Circuitos secuenciales2 ed1 2013

CIRCUITOS SECUENCIALES

Parte 2 (Diseño) Electrónica Digital

Ing. Paulina Morillo

Page 2: Circuitos secuenciales2 ed1 2013

Ejercicio 2ª (Análisis Biestables)

• Problema 1.-Obtenga los biestables JK y T a partir de un

biestable D .

Tabla de Transición JK. Tabla de Excitación Tipo D

Page 3: Circuitos secuenciales2 ed1 2013

Ejercicio 2a (Análisis Biestables)

Page 4: Circuitos secuenciales2 ed1 2013

Ejercicio 2b (Análisis Biestables)

Page 5: Circuitos secuenciales2 ed1 2013

Ejercicio 3 (Análisis Biestables)

• Para las secuencias de entrada de la figura, encuentre la

forma de onda de salida para el caso de un biestable JK

disparado por flanco negativo . Repítalo para el caso de

ser disparado por flanco positivo.

Page 6: Circuitos secuenciales2 ed1 2013

Ejercicio 3 (Análisis Biestables)

Page 7: Circuitos secuenciales2 ed1 2013

Diseño De Circuitos

Secuenciales

Page 8: Circuitos secuenciales2 ed1 2013

Máquinas de Estado

La obtención de la salida de un circuito secuencial acepta dos modelos

• De Mealy, en el que la salida depende tanto de la entrada como del estado presente, cumpliéndose que O = O(I, Qn).

• De Moore, en el que la salida depende sólo del estado presente, O = O(Qn).

• La evolución del sistema viene marcada por el cambio desde el estado presente Qn al próximo estado Qn+1 que en ambos modelos depende de la entrada y del estado presente :

Qn+1 = Qn+1(I, Qn) .

• La representación de una máquina secuencial suele hacerse mediante grafos o tablas de estados/salida, de la forma siguiente :

Page 9: Circuitos secuenciales2 ed1 2013

Máquinas de Estado

Donde:

I=Entrada

O=Salida

Si=Qn=Estado Actual

NS=Qn+1=Estado Siguiente

Page 10: Circuitos secuenciales2 ed1 2013

Ejercicios

• Construya la tabla de estados para una máquina de Mealy con una entrada X y una salida Z, que detecte la llegada de tres ceros o tres unos consecutivos, dando una salida Z = 1 coincidiendo con la aparición del tercer bit .