[dse] 4 etapa anitzeko anplifikadoreak
Post on 13-Nov-2014
56 Views
Preview:
TRANSCRIPT
Diseinu eta Simulazio Elektronikoa
4. Gaia: Etapa anitzeko anplifikadoreak
Orokorrean, anplifikadore bat diseinatzerakoan, lortu nahi diren ezaugarriak (korronte eta tentsio irabazpenak, sarrera eta irteerako inpedantziak) ezin dira etapa bakar batekin lortu. Beraz, transistore bat baino gehiago erabili beharko da, etapa anitzeko anplifikadorea sortuz. Etapa bakoitzeko irteera, hurrengo etaparen sarrerara konektatzen da.
1. ETAPA 2. ETAPA 3. ETAPAvi v1 v2 vo
Ri Ro
4.1. Tentsio irabazpena
Etapa anitzeko anplifikadorearen irabazpena, etapa bakoitzaren irabazpenaren biderketarekin lortzen da:
4.2. Tarte dinamikoa
Etapa anitzeko anplifikadorearen tarte dinamikoa, tarte dinamiko txikiena duen etaparena da.
Etapa baten tarte dinamikoa kalkulatzerakoan aurreko etapek duten irabazpena kontutan izan behar da.
1
Diseinu eta Simulazio Elektronikoa
4.3. Akoplamendu motak
Lortu nahi den maiztasunarekiko erantzunaren arabera, etapak elkar konektatzeko era desberdinak daude.
4.3.1 RC akoplamenduko anplifikadoreak
Seinale dinamikoak baino ezin dute anplifikatu, etapen arteko akoplamendua kondentsadoreen bidez egiten baita
4.3.2 Akoplamendu zuzeneko anplifikadoreak
Seinale estatikoak eta dinamikoak anplifikatu dezakete, etapen arteko akoplamendua zuzenean egiten baita.
2
Diseinu eta Simulazio Elektronikoa
ANÁLISIS EN CONTINUA
Q1 es un JFET de canal n
Suponemos Q1 en SATURACIÓN
3
Diseinu eta Simulazio Elektronikoa
Comprobamos que T2 está en saturación
Q2 es un BJT de tipo PNP
Suponemos Q2 en ACTIVA
4
Diseinu eta Simulazio Elektronikoa
ANÁLISIS EN ALTERNA
Calculamos
5
Diseinu eta Simulazio Elektronikoa
6
Diseinu eta Simulazio Elektronikoa
ANÁLISIS EN CONTINUA
Q1 y Q2 son dos es un BJT de tipo NPN
Suponemos Q1 y Q2 en ACTIVA
7
Diseinu eta Simulazio Elektronikoa
ANÁLISIS EN ALTERNA
Calculamos
8
Diseinu eta Simulazio Elektronikoa
9
Diseinu eta Simulazio Elektronikoa
4.4. Berrelikadura negatiboa
Berrelikadura negatiboaren abantaila nagusiena irabazpen egonkorragoa lortzean datza. Lau berrelikadura negatibo mota bereiziko ditugu: serie-paralelo, serie-serie, paralelo-serie eta paralelo-paralelo.
4.4.1. Serie-ParaleloSarreran terminal komunera eta irteeran irteerara konektaturik
Zirkuitu baliokidea
4.4.2. Serie-SerieSarreran eta irteeran terminal komunera konektaturik
Zirkuitu baliokidea
10
Diseinu eta Simulazio Elektronikoa
Miller-en teorema
Suposa dezagun “n” korapiloko zirkuitu bat, v1, v2…vn haien tentsioak direlarik eta n korapiloa masara konektatuta dagoelarik.
Suposa dezagun orain zirkuitu horren aldaketa bat.
Miller-en teoremaren arabera “i1” eta “i2” korronteak bi zirkuituetan berdinak dira Z1 eta Z2 erresistentziek ondorengo baldintzak betetzen badituzte
Beraz, Miller-en teorema aplikatu ahal izateko KM=v2/v1 erlazioa ezaguna izan behar da.
11
Diseinu eta Simulazio Elektronikoa
4.4.3. Paralelo-SerieSarreran, sarrerara eta irteeran terminal komunera konektaturik
1
1..2
1..1
*
2
3
1
2
1
2
2
3
1
3
MM K
v
vKKQ
v
vKEQ
v
v
v
v
v
vK
Zirkuitu baliokidea
M
FM K
RR
11 FM
MFM R
K
KRR
1
*2
4.4.4. Paralelo-ParaleloSarreran, sarrerara eta irteeran, irteerara konektaturik
1
1..2
1..1
*
2
1
2
1
2
21
M
o
ooM K
v
vKEQ
v
vKEQ
v
v
v
v
v
vK
Zirkuitu baliokidea
M
FM K
RR
11 FM
MFM R
K
KRR
1
*2
12
top related