circuitos secuenciales clase 8 sÍncronos

Post on 17-Jul-2022

23 Views

Category:

Documents

1 Downloads

Preview:

Click to see full reader

TRANSCRIPT

CIRCUITOS

SECUENCIALES

SÍNCRONOS

Ing. Jhon Abel Ordoñez Ingali

CLASE 8

CIRCUITOS SECUENCIALES

Consiste de un circuito combinacional al cual

elementos de almacenamiento son conectados

para formar una vía de retroalimentación. Los

elementos de almacenamiento son dispositivos

capaces de guardar información binaria

CIRCUITOS SECUENCIALES

Un circuito secuencial síncrono emplea señales que

afectan a los elementos de almacenamiento en sólo

instantes discretos de tiempo. La sincronización se logra

gracias a un clock generator(Generador de reloj), el cual

provee una señal periódica de pulsos de reloj. Las señal de

reloj se denota CLK o CLOCK.

En la práctica los pulsos de reloj determinan cuándo debe

ocurrir la actividad computacional.

CIRCUITOS SECUENCIALES

Los elementos de almacenamiento(memoria) usados en

circuitos secuenciales son llamados flip-flops. Un flip flop

es un dispositivo de almacenamiento binario capaz de

almacenar un bit de información

ELEMENTOS DE ALMACENAMIENTO:LATCHES

Es un circuito digital que puede mantener un estafo binario

indefinidamente(mientras esté alimentado), hasta que sea

dirigida por una señal para conmutar estados.

Las mayores diferencias entre los elementos de

almacenamiento son el número de entradas que poseen y

la manera en el cual las entradas afectan el estado binario.

Latches se refiere a elementos de almacenamiento que

operan con niveles de señal. Es decir que los latches son

dispositivos sensible de nivel.

Los flip-flops son Edge-sensitive devices(dispositivos

sensibles por flanco)

LATCH SR

Esta constituido ya sea por 2 compuertas NOR cruzados

acoplados o 2 compuertas NAND cruzados acoplados y 2

entradas S(set)y R(reset).

LATCH SR

Esta constituido ya sea por 2 compuertas NOR cruzados

acoplados o 2 compuertas NAND cruzados acoplados y 2

entradas S(set)y R(reset).

LATCH SR

La operación básica de un SR puede ser modificada

añadiendo una señal de entrada que determine cuándo el

estado del latch puede ser cambiado. Esta consiste en

agregar una señal En(enable)

LATCH D

Una manera para eliminar la condición indeseable del estado

indeterminado en el latch SR es asegurar que las entradas S R

nunca sean iguales a 1 al mismo tiempo. A esto de le llama D

latch.

Este latch tiene sólo 2 entradas: D(data) y En(Enable). La

entrada D es muestreada cuando Enable es 1. Al pasar D

directamente a Q, esta latch tambien es llamado “Transparent”

FLIP FLOP

El estado de un latch o flip-flop es conmutado por el cambio de

una entrada de control. Este cambio momentáneo se llama

trigger(disparador). Un flip flop es esencialmente un latch D con

pulsos de control de entrada que es activado cada vez que el

pulso va a un 1 lógico.

El flip-flop es susceptible a ciertos errores si los entradas lógicas

cambian mientras el pulso de reloj está aun en 1.

Por esta razón la clave es que el flip-flop sólo se active durante

la transición de la señal

FLIP FLOP D Activado por flanco

Un flip-flop D esta constituido por 2 latches D y un inversor.

El primer latch es llamado master y el segundo slave.

El siguiente circuito funciona sólo en la transición de 1 a 0

FLIP FLOP D Activado por flanco

Otra forma constructiva es es usar 3 latches SR. 2 latches

responden a las señales externas D(data )y CLK(clock). El

tercer latch es de salida. Este circuito se activa en la

transición de 0 a 1.

FLIP FLOP JK

Existen 3 operaciones realizadas con flip-flop: establecer a

1, establecer a 0 y complementar la salida. Los flip.flop JK

tiene dos entradas y puede realizar estas 3 operaciones. El

circuito de construye con un flip-flop D y compuertas. La

entrada J establece el flip-flop a 1, la entrada K resetea a 0

y cuando ambas están activas la salida se complementa.

Cuando ambas están en bajo, el estado no cambia.

FLIP FLOP T(toggle)

Puede obtenerse con un flip-flop JK cuando las entredas J

y K están unidas. Entonces cuando T=0 (J=0 K=0), no

cambia la salida. Cuando T=1(J=K=1), el clock

complementa la salida. Este flip-flop es útil para diseñar

contadores binarios.

TABLAS CARACTERÍSTICAS

ECUACIONES CARACTERÍSTICAS

• Flip-flop D

• Flip-flop JK

• Flip-flop T

top related